您好,  [请登录] [QQ登录]  [支付宝登录[免费注册]

商品分类

分享到: 百度搜藏 搜狐微博 新浪微博 腾讯微博 QQ收藏 人人网 Facebook Twitter

ARM硬件计划三 - JTAG引脚和PIO引脚

发布日期:2011-04-27


    JTAG/ICE端口引脚 

    在带IEEE1149标准的JTAG/ICE端口的任意ARM处理惩罚器中,TDI,TDO,TMS和TCK是最少的引脚。除TDO引脚外的其他全部引脚内部均有约莫10KR的上拉电阻。 

    这些引脚用来访问ARM内核的ICE以举行调试。ATX40X系列在数字I/O单位不具有边界扫描特性,因此在此系列中JTAG的边界扫描特性不克不及利用。 

     PIO引脚 

    1.复用引脚 

    大多数的I/O引脚复用为一个或两个内部配置。这些引脚的大多数在PIO模式重新摆设状态,举例来说,对付P21/TXD/NTR1示例来说,不受内部配置驱动。其他一些引脚像地点线A20-A23在外围模式有他们本身的摆设状态,举例来说,受EBI驱动。要是这些引脚复位后由不由外围配置驱动,他们作为通用I/O引脚。 

    未利用的引脚不消连接但为了克制一些外部非常信号导致的不须要举动和/或内部震荡导致的分外电流斲丧,通常思量在初始化代码中设置这些未利用的引脚为输出模式。这些I/O线在嵌入衰落控制器中没有上拉或下拉电阻。 

    2.单一成果的PIO引脚 

    单一成果的PIO引脚反面任意内部配置复用的I/O引脚。缺省状态,全部I/O引脚在复位后在输入模式。未利用的I/O引脚可以不连接,但要在初始化代码中设置为输出模式。这些I/O线在嵌入衰落控制器中没有上拉或下拉电阻。